嵌入式学习小组
直播中

李萍

7年用户 1427经验值
私信 关注

NUC972配置管脚输出高频时钟CLK_OUT异常是怎么回事?

最近学着使用NUC972,使用GPIO可以点亮LED,但是无法输出CLK_OUT,这个是怎么回事?求助void clk_out_config(clk_freq  FREQ)
{
         
        setReg32(REG_CLK_PCLKEN0,getReg32(REG_CLK_PCLKEN0) | (1<<3)); //Enable GPIO engin clock.
           setReg32(REG_CLK_HCLKEN,getReg32(REG_CLK_HCLKEN) | (1<<5)); //使能PCLK  AHB时钟,默认PCLK为75Mhz
         setReg32(REG_SYS_GPG_MFPH,getReg32(REG_SYS_GPG_MFPH) | (15<<24));//配置为CLK_OUT
        
           setReg32(REG_CLK_DIVCTL7,getReg32(REG_CLK_DIVCTL7) | (1<<4));//配置分频因子
        
           GPIO_OpenBit(GPIOG,BIT14, DIR_OUTPUT, NO_PULL_UP);//配置PG4输出        
}





回帖(1)

李红

2024-1-11 10:31:47
首先,需要确认CLK_OUT引脚的配置是否正确。在NUC972的手册中,CLK_OUT引脚是复用的,在使用之前需要根据需要进行配置。同时,需要注意时钟输出频率的配置是否正确。

另外,需要确认时钟源的配置是否正确。根据NUC972的手册,时钟输出可以使用内部时钟源或外部时钟源。如果使用外部时钟源,还需要确认时钟输入的频率和波形是否符合规格。

最后,检查代码中对CLK_OUT的配置是否正确。可以使用示波器或逻辑分析仪来观察CLK_OUT引脚的输出波形,以确定问题出现的位置。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分