我在对FPGA引脚输出的电平(3.3V)进行电平转换(转换到5V)的过程中,出现了下面的问题。
fpga输出管脚后接74HC07做电平转换出现高频振荡,请教一下这种情况应该怎么办?
下面这是我们的的输入的信号,单独测试,没有振荡发生。
后面接上74HC07,接的方法是07的VCC接5V,GND接地,管脚1接信号,管脚2输出端暂时没接信号,只接了500Ω上拉电阻,上拉电阻另一端接VCC。07通电之后,继续测输入端信号,结果就出现了振荡。
使用标准信号测74hc07,输出和输入没有振荡发生,输出波形正常实现了电平转换。单独测试FPGA输出的电平也波形也正常,如图1。目前问题就在FPGA一接上74hc07,输入端立即产生振荡波形。
请问一下各路过的大佬,这种情况应该怎么解决,如何保证没有振荡发生呢?
更多回帖