FPGA|CPLD|ASICwilliam hill官网
登录
直播中
sphshine
11年用户
13经验值
私信
关注
[问答]
modelsim仿真结果不符合逻辑
开启该帖子的消息推送
modelsim
仿真
verilog代码 发现结果不符合逻辑
代码里面两个信号相与 结果出来的信号竟然是不定态 这是什么原因?试了好几次都没找到原因
代码和仿真结果如下:
更多回帖
rotate(-90deg);
回复
相关问答
modelsim
仿真
结果
不符合
逻辑
2014-05-01
1975
求教功放威廉希尔官方网站
结果
失真,参数
不符合
要求
2016-06-05
3323
蜂鸟e203的system文件修改后出现时序
不符合
要求的问题怎么解决?
2023-08-11
683
E类功率放大威廉希尔官方网站 ,
仿真
波形输出不是方波而是三角波?与预期幅值、波形等方面都
不符合
?
2019-06-24
2776
AD8655单电源同相放大器,带宽跟数据表给出的参考带宽
不符合
请问怎么解决?
2018-08-02
1600
IP内核时钟设定与原理图模块
不符合
,是怎么回事?
2019-04-22
2019
请问labview事件结构 滤波器报错
不符合
采样定理是为什么?如何理解?
2018-06-16
2285
AD633除法威廉希尔官方网站 与实际
不符
2019-02-12
4339
AD8210手册中figure41威廉希尔官方网站 芯片的引脚标号跟figure3引脚标号
不符合
2019-01-17
2034
失调清零校准VI的运行,报错
不符合
该VI最大值和最小值的期望值范围。
2016-11-16
2709
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
英国威廉希尔公司网站
william hill官网 版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分