FPGA|CPLD|ASICwilliam hill官网
直播中

王彤彤

11年用户 101经验值
擅长:可编程逻辑 嵌入式技术 模拟技术 存储技术 EDA/IC设计 接口/总线/驱动 控制/MCU RF/无线
私信 关注
[问答]

AD采集中数字信号的判决恢复

加载波的串行基带信号通过AD转换,每个采样点用并行数据表示,若要判决这个并行数据代表的是什么电平,然后将表示每个点的并行数据转化成一位的高低电平输出,请问如何判决呢?求大神指教!

回帖(4)

孙佳佳

2015-11-11 18:33:47
本帖最后由 chinasunjia123 于 2015-11-12 10:39 编辑
引用: 青色仙人掌 发表于 2015-11-11 19:08
谢谢你的回答!这样判决的话是不是要有一个参考数据和ADC输出的每个点的并行数据进行比较?那么这个参考数据和ADC芯片的编码方式有关吗?

只是找个中间至而已,找个平均水平,例如AD的值是2、4、3、120、122、121 ,那你参考值取61就可以了。比它小就认为是0,反之是1
举报

孙佳佳

2015-11-11 18:57:45
如果峰峰值相差大一些可以用取个中值进行比较,太小的话可能会有错误判断。也就是说你的 0 和 1加载到载波上后要明显一些  。
举报

王彤彤

2015-11-11 19:08:27
引用: chinasunjia123 发表于 2015-11-11 18:57
如果峰峰值相差大一些可以用取个中值进行比较,太小的话可能会有错误判断。也就是说你的 0 和 1加载到载波上后要明显一些  。

谢谢你的回答!这样判决的话是不是要有一个参考数据和ADC输出的每个点的并行数据进行比较?那么这个参考数据和ADC芯片的编码方式有关吗?
举报

王彤彤

2015-11-12 09:32:59
引用: chinasunjia123 发表于 2015-11-11 18:33
只是找个中间至而已,找个平均水平,例如AD的值是2、4、3、120、122、121 ,那你参考值取121就可以了。比它小就认为是0,反之是1

嗯嗯,谢谢你!
举报

更多回帖

发帖
×
20
完善资料,
赚取积分