0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

在高速PCB设计中消除串扰的方法与讨论

PCB设计 2020-09-16 22:59 次阅读

串扰是高速PCB设计人员存在的基础之一。市场需要越来越小和更快的威廉希尔官方网站 板,但是两条平行走线或导体放置在一起的距离越近,一条走线上产生的电磁场干扰另一条走线的机会就越大。

在本文中,我们将介绍串扰是什么,以及如何在高速设计中分析,模拟和消除串扰。

什么是串扰?

串扰是由走线之间有害的电磁耦合引起的干扰。具有移动电荷的导体将始终产生一些电磁场。增大信号速度会增加其在相邻信号上引起耦合的可能性。让我们仔细看看电磁耦合的两个组成部分。

电感/磁耦合

电流流过诸如PCB走线之类的导体时,会产生磁场。当该场通过相邻导体时,它会通过法拉第第二感应定律感应出电动势或电压。这被称为磁耦合或电感耦合,如果感应电压足以破坏经历电感耦合的走线信号,则可能会出现问题。

电容/电耦合

除磁场外,流经PCB走线的电流还会产生相应的电场。当来自一条迹线的电场与相邻的平行迹线接触时,会产生一个电容器。当两条线路电容耦合时,一条线路上的信号有可能在另一条线路上引起串扰,从而导致噪声和信号完整性下降。这种现象也称为寄生电容。

避免串扰的PCB最佳实践

因此,既然您对串扰背后的物理原理有所了解,那么如何在PCB设计中防止串扰呢?消除串扰的关键是,尽管串扰无处不在,但它是并行信号线之间的最大串扰。

消除串扰的最好方法是通过将返回路径与地面紧密耦合到高速信号来利用导致其产生的并行性。由于返回路径的大小相等但方向相反,因此磁场相互抵消并减少了串扰。

确保信号完整性的另一种方法是使用差分信号,其中两条大小相等但极性相反的电压线用于创建单个高速数据信号。由于实际数据信号被视为接收器上两条电压线之间的电压差,并且由于电磁噪声趋于同等地影响两条线,因此即使在存在外部噪声的情况下,信号本身仍然可以感知。

以下是用于减少串扰的PCB布线技巧的快速摘要:

l减少允许两条线并行运行的长度。

l确保尽可能有可靠的返回路径。

l在适当的地方使用差分信令。

l使用带有过孔接地的保护线。

l尽可能将高速信号(尤其是时钟信号)与其他走线隔离。

l使相邻层中的迹线彼此垂直。

使用EDA软件执行串扰分析

即使您了解了高速PCB设计中可能导致串扰的情况,也可能很难跟踪所有可能导致电容性和电感性耦合的变量。值得庆幸的是,EDA工具已经发展为使高速PCB的设计更易于管理。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB设计
    +关注

    关注

    394

    文章

    4688

    浏览量

    85598
  • PCB布线
    +关注

    关注

    20

    文章

    463

    浏览量

    42053
  • 线路板设计
    +关注

    关注

    0

    文章

    55

    浏览量

    8061
  • 华秋DFM
    +关注

    关注

    20

    文章

    3494

    浏览量

    4514
收藏 人收藏

    评论

    相关推荐

    博眼球还是真本事?参考平面不完整信号反而好

    PCB走线的也是除了我们关心的损耗之外信号质量重要的影响因素,的原理以往的文章
    发表于 11-11 17:27

    博眼球还是真本事?参考平面不完整信号反而好

    改善的设计方法据说有两种:很多人知道的方法:信号线之间通过“包地”改善……几乎只有
    的头像 发表于 11-11 17:26 226次阅读
    博眼球还是真本事?参考平面不完整信号<b class='flag-5'>串</b><b class='flag-5'>扰</b>反而好

    高速PCB设计指南

    如今,可以认为大多数PCB存在某种类型的信号完整性问题的风险,这种问题通常与高速数字设计相关。高速PCB设计和布局专注于创建不易受信号完整性、电源完整性和EMI/EMC问题影响的威廉希尔官方网站 板
    的头像 发表于 10-18 14:06 778次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b>指南

    专业PCB设计,高速PCB设计,PCB设计外包, PCB Layout,PCB Design,PCB画板公司,PCB设计公司,迅安通科技公司介绍

    专业PCB设计,高速PCB设计,PCB设计外包, PCB Layout,PCB Design,
    发表于 10-13 15:48

    高频威廉希尔官方网站 设计问题

    高频威廉希尔官方网站 的精密布局,信号线的近距离平行布线往往成为引发“”现象的潜在因素。,这一术语
    的头像 发表于 09-25 16:04 259次阅读

    信号的介绍

    信号(Crosstalk)是指在信号传输过程,一条信号线上的信号对相邻信号线产生的干扰,这种干扰是由于电磁场耦合或直接电容、电感耦合引起的。根据耦合类型和位置的不同,信号
    的头像 发表于 09-12 08:08 1215次阅读
    信号的<b class='flag-5'>串</b><b class='flag-5'>扰</b>介绍

    缓解ADC存储器方法

    电子发烧友网站提供《缓解ADC存储器方法.pdf》资料免费下载
    发表于 09-06 10:15 0次下载
    缓解ADC存储器<b class='flag-5'>串</b><b class='flag-5'>扰</b>的<b class='flag-5'>方法</b>

    嵌入式开发引起的原因是什么?

    威廉希尔官方网站 布线常会有的风险,最后简单说明几个减小串方法,常见增大走线间距、使两导体的有风险
    发表于 03-07 09:30 1842次阅读
    嵌入式开发<b class='flag-5'>中</b>引起<b class='flag-5'>串</b><b class='flag-5'>扰</b>的原因是什么?

    PCB设计是什么意思?如何减少PCB设计呢?

    几乎所有电子设备的制造过程都使用焊料,通过焊料将电子元器件与PCB连接起来。以前,通常选用的都是有焊料,但是目前,最受欢迎的应该是无铅焊料。
    的头像 发表于 02-27 17:29 1859次阅读
    <b class='flag-5'>PCB设计</b><b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>扰</b>是什么意思?如何减少<b class='flag-5'>PCB设计</b><b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>扰</b>呢?

    产生的原因是什么

    ,也称为串音干扰,是指由于线路之间的电磁耦合导致的信号和噪声的传播。可以引起信号质量下降、数据错误和系统性能受限,因此
    的头像 发表于 02-04 18:17 1877次阅读
    <b class='flag-5'>串</b><b class='flag-5'>扰</b>产生的原因是什么

    PCB设计,如何避免

    PCB设计,如何避免PCB设计
    的头像 发表于 02-02 15:40 1787次阅读

    PCB产生的原因及解决方法

    PCB产生的原因及解决方法  PCB(印刷威廉希尔官方网站 板)是电子产品中非常重要的组成部分,它连接着各种电子元件,并提供电气连接和机械支撑。
    的头像 发表于 01-18 11:21 2033次阅读

    减少方法有哪些

    PCB(Printed Circuit Board)走线之间产生的不需要的噪声(电磁耦合)。
    的头像 发表于 01-17 15:02 1847次阅读
    减少<b class='flag-5'>串</b><b class='flag-5'>扰</b>的<b class='flag-5'>方法</b>有哪些

    pcb机制是什么

    PCB设计过程(Crosstalk)是一个需要重点关注的问题,因为它会导致信号质量下降,甚至可能导致数据丢失。本文将详细介绍
    的头像 发表于 01-17 14:33 472次阅读
    <b class='flag-5'>pcb</b><b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>扰</b>机制是什么

    怎么样抑制PCB设计

    空间中耦合的电磁场可以提取为无数耦合电容和耦合电感的集合,其中由耦合电容产生的信号受害网络上可以分成前向串扰和反向Sc,这个两个信
    发表于 12-28 16:14 339次阅读
    怎么样抑制<b class='flag-5'>PCB设计</b><b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>扰</b>