0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何才能让PCB的EMC效果达到最优?

电磁兼容EMC 来源:EDN电子技术设计 作者:EDN电子技术设计 2021-02-19 16:14 次阅读

PCBEMC设计考虑中,首先涉及的便是层的设置;单板的层数由电源、地的层数和信号层数组成;在产品的EMC设计中,除了元器件的选择和威廉希尔官方网站 设计之外,良好的PCB设计也是一个非常重要的因素。 PCB的EMC设计的关键,是尽可能减小回流面积,让回流路径按照我们设计的方向流动。而层的设计是PCB的基础,如何做好PCB层设计才能让PCB的EMC效果最优呢?

1、PCB层的设计思路:PCB叠层EMC规划与设计思路的核心就是合理规划信号回流路径,尽可能减小信号从单板镜像层的回流面积,使得磁通对消或最小化。 1、单板镜像层 镜像层是PCB内部临近信号层的一层完整的敷铜平面层(电源层、接地层)。主要有以下作用: (1)降低回流噪声:镜像层可以为信号层回流提供低阻抗路径,尤其在电源分布系统中有大电流流动时,镜像层的作用更加明显。 (2)降低EMI:镜像层的存在减少了信号和回流形成的闭合环的面积,降低了EMI; (3)降低串扰:有助于控制高速数字威廉希尔官方网站 中信号走线之间的串扰问题,改变信号线距镜像层的高度,就可以控制信号线间串扰,高度越小,串扰越小; (4)阻抗控制,防止信号反射。

2、镜像层的选择 (1)电源、地平面都能用作参考平面,且对内部走线有一定的屏蔽作用; (2)相对而言,电源平面具有较高的特性阻抗,与参考电平存在较大的电势差,同时电源平面上的高频干扰相对比较大; (3)从屏蔽的角度,地平面一般均作了接地的处理,并作为基准电平参考点,其屏蔽效果远远优于电源平面; (4)选择参考平面时,应优选地平面,次选电源平面。 2、磁通对消原理: 根据麦克斯韦方程,分立的带电体或电流,它们之间的一切电的及磁的作用都是通过它们之间的中间区域传递的,不论中间区域是真空还是实体物质。在PCB中磁通总是在传输线中传播的,如果射频回流路径平行靠近其相应的信号路径,则回流路径上的磁通与信号路径上的磁通是方向相反的,这时它们相互叠加,则得到了通量对消的效果。 3、磁通对消的本质就是信号回流路径的控制,具体示意图如下:

cf8a7f64-71ea-11eb-8b86-12bb97331649.png

4、如何用右手定则来解释信号层与地层相邻时磁通对消效果,解释如下: (1)当导线上有电流流过时,导线周围便会产生磁场,磁场的方向以右手定则来确定。 (2)当有两条彼此靠近且平行的导线,如下图所示,其中一个导体的电流向外流出,另一个导体的电流向内流入,如果流过这两根导线的电流分别是信号电流和它的回流电流,那么这两个电流是大小相等方向相反的,所以它们的磁场也是大小相等,而方向是相反的,因此能相互抵消。

cfeebfb0-71ea-11eb-8b86-12bb97331649.png

d02b164a-71ea-11eb-8b86-12bb97331649.png

5、六层板设计实例

d062cc02-71ea-11eb-8b86-12bb97331649.png

1、对于六层板,优先考虑方案3;

d0ba5b34-71ea-11eb-8b86-12bb97331649.jpg

分析: (1)由于信号层与回流参考平面相邻,S1、S2、S3相邻地平面,有最佳的磁通抵消效果,优选布线层S2,其次S3、S1。 (2)电源平面与GND平面相邻,平面间距离很小,有最佳的磁通抵消效果和低的电源平面阻抗。 (3)主电源及其对应的地布在4、5层,层厚设置时,增大S2-P之间的间距,缩小P-G2之间的间(相应缩小G1-S2层之间的间距),以减小电源平面的阻抗,减少电源对S2的影响。 2、在成本要求较高的时候,可采用方案1;

d1ee30f2-71ea-11eb-8b86-12bb97331649.jpg

分析: (1)此种结构,由于信号层与回流参考平面相邻,S1和S2紧邻地平面,有最佳的磁通抵消效果; (2)电源平面由于要经过S3和S2到GND平面,差的磁通抵消效果和高的电源平面阻抗; (3)优选布线层S1、S2,其次S3、S4。 3、对于六层板,备选方案4

d2caf776-71ea-11eb-8b86-12bb97331649.jpg

分析: 对于局部、少量信号要求较高的场合,方案4比方案3更适合,它能提供极佳的布线层S2。 4、最差EMC效果,方案2

分析: 此种结构,S1和S2相邻,S3与S4相邻,同时S3与S4不与地平面相邻,磁通抵消效果差。 6、总结PCB层设计具体原则: (1)元件面、焊接面下面为完整的地平面(屏蔽); (2)尽量避免两信号层直接相邻; (3)所有信号层尽可能与地平面相邻; (4)高频、高速、时钟等关键信号布线层要有一相邻地平面。

原文标题:PCB多层板 : 磁通对消法有效控制EMC

文章出处:【微信公众号:电磁兼容EMC】欢迎添加关注!文章转载请注明出处。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4319

    文章

    23094

    浏览量

    397747
  • emc
    emc
    +关注

    关注

    170

    文章

    3921

    浏览量

    183158
收藏 人收藏

    评论

    相关推荐

    PCBEMC/EMI的设计技巧

    随着 IC 器件集成度的提高、设备的逐步小型化和器件的速度愈来愈高, 电子产品中的 EMI 问题也更加严重。从系统设备 EMC/EMI 设计的观点来看,在设备的PCB 设计阶段处理好 EMC/EMI
    发表于 11-18 15:02 3次下载

    PCB高级EMC设计

    PCB高级EMC设计  
    的头像 发表于 11-16 11:28 1171次阅读
    <b class='flag-5'>PCB</b>高级<b class='flag-5'>EMC</b>设计

    PCB设计中怎么降低EMC

    PCB(印刷威廉希尔官方网站 板)设计中,降低电磁兼容性(EMC)问题是一个至关重要的环节。EMC问题主要涉及电磁干扰(EMI)和电磁敏感度(EMS)两个方面,其中EMI是指设备或系统在其正常工作
    的头像 发表于 10-09 11:47 364次阅读

    高速威廉希尔官方网站 PCBEMC设计考虑

    电子发烧友网站提供《高速威廉希尔官方网站 PCBEMC设计考虑.pdf》资料免费下载
    发表于 09-21 11:50 4次下载

    PCB威廉希尔官方网站 与结构的EMC协同仿真技术研究

    电子发烧友网站提供《PCB威廉希尔官方网站 与结构的EMC协同仿真技术研究.pdf》资料免费下载
    发表于 09-20 11:42 0次下载

    电子仪器PCB设计中EMC技术的应用

    电子发烧友网站提供《电子仪器PCB设计中EMC技术的应用.pdf》资料免费下载
    发表于 09-20 11:26 0次下载

    多级运放级联如何安排运放放大倍数才能让信号质量最优噪声小?

    如题,多级运放级联如何安排运放放大倍数才能让信号质量最优噪声小,关于集成运放的级联有没有相关的理论支持?
    发表于 08-27 08:14

    EMC与EMI测试整改:从问题识别到效果验证

    深圳比创达电子|EMC与EMI测试整改:从问题识别到效果验证
    的头像 发表于 06-27 10:37 499次阅读
    <b class='flag-5'>EMC</b>与EMI测试整改:从问题识别到<b class='flag-5'>效果</b>验证

    EMC大揭秘 PCB设计必备指南

    EMC大揭秘 PCB设计必备指南
    的头像 发表于 06-15 16:29 3065次阅读
    <b class='flag-5'>EMC</b>大揭秘 <b class='flag-5'>PCB</b>设计必备指南

    PCB设计的EMC有哪些注意事项

    一站式PCBA智造厂家今天为大家讲讲PCB layout的EMC设计应该注意哪些? PCB设计 emc注意事项。按照PCB设计流程,一个产品
    的头像 发表于 06-12 09:49 612次阅读

    EMC测试整改:提升产品合规性和市场竞争力?|深圳比创达电子

    过程中,必须严格执行相关的EMC标准和测试规程。只有按照标准要求进行设计和测试,才能确保产品的电磁兼容性达到要求;六、加强人员培训和意识普及除了技术层面的整改,企业还应加强员工的EMC
    发表于 03-07 09:50

    PSOC63-BLE怎样才能让4个pwm同步输出?

    我正在使用 PSOC63-BLE。 我正在尝试使用 HAL 输出 4 个 pwm,但我无法同步 4 个 pwm。 我怎样才能让 4 个 pwm 同步输出?
    发表于 01-22 06:18

    EMCPCB设计技巧

    降低EMI的一个重要途径是设计PCB接地层。步是使PCB威廉希尔官方网站 板总面积内的接地面积尽可能大,这样可以减少发射、串扰和噪声。将每个元器件连接到接地点或接地层时必须特别小心,如果不这样做,就不能充分利用可靠的接地层的中和效果
    发表于 01-16 15:17 385次阅读
    <b class='flag-5'>EMC</b>之<b class='flag-5'>PCB</b>设计技巧

    电容在PCBEMC设计中的作用介绍

    电容在PCBEMC设计中是使用最为广泛的器件。电容按功能的不同可以分为三种
    的头像 发表于 01-12 09:55 1863次阅读
    电容在<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>设计中的作用介绍

    如何配置才能让AD7790正常工作?

    。 具体配置如下: 我按照AD7790的寄存器说明,先后对其进行了初始化、模式寄存器配置、滤波寄存器配置。 但在通过数据寄存器读数时,无论怎样调试,我都无法通过SPI获得正确的数据。我甚至怀疑前面的配置根本没有成功。 想请教一下,我应该如何配置,才能让AD7790正常工作。
    发表于 01-11 06:49