0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

楷登电子数字和模拟流程获TSMC N3和N4工艺技术认证

Cadence楷登 来源:Cadence楷登 作者:Cadence楷登 2021-10-26 15:10 次阅读

Cadence 和 TSMC 联手进行 N3 和 N4 工艺技术合作, 加速赋能移动、人工智能和超大规模计算创新

双方共同客户现可广泛使用已经认证的 N3 和 N4 流程 PDK 进行设计

完整、集成化的 RTL-to-GDS 流程,面向 N3 和 N4 工艺技术,旨在达成最佳 PPA 目标

中国上海,2021 年 10 月 22 日—楷登电子(美国 Cadence 公司NASDAQ:CDNS)宣布,其数字和定制/模拟流程已获得 TSMC N3 和 N4 工艺技术认证,支持最新的设计规则手册(DRM)。通过持续合作,Cadence 和 TSMC 发布了 TSMC N3 和 N4工艺相应的工艺设计套件(PDK),以加速移动、人工智能和超大规模计算应用的创新。此外,两家公司的共同客户已经成功流片,验证了 Cadence 流程和 TSMC 工艺技术所带来的优势。

Cadence 数字和定制/模拟先进工艺节点解决方案支持 Cadence 智能系统设计(Intelligent System Design)战略,旨在系统级芯片(SoC)上实现卓越设计,如需了解更多信息,请访问:

www.cadence.com/go/advndtsmc34(复制至浏览器打开或点击文末阅读原文)。

N3 和 N4 工艺的数字流程认证

Cadence 与 TSMC 密切合作,为 TSMC 先进的 N3 和 N4 工艺技术优化数字流程,以帮助客户实现功耗、性能和面积(PPA)目标并加快产品上市。完整、集成的 RTL 到 GDS 流程包括 CadenceInnovus Implementation System 设计实现系统、Liberate Characterization Solution、Quantus Extrction Solution 寄生提取解决方案、Quantus Field Solver、Tempus Timing Sighoff Solution 时序签核解决方案和 ECO Option,以及 Voltus IC Power Integrity Solution。此外,Cadence Genus Synthesis Solution 综合解决方案和预测性的 iSpatial 技术也可用于 N3 和 N4 工艺技术。

该数字全流程使客户能够成功地基于 TSMC 的 N3 和 N4 工艺进行设计,其中包括:

高效处理大型设计库

在多种单元高度、阈值电压和驱动强度中,Cadence 流程有效地处理这些大型库,确保日益复杂的设计能够实现最佳运行时间。

时序分析准确度

N3 技术需要在库单元表征和静态时序分析(STA)期间有额外的准确性。Cadence 流程经过了加强改进,可以解决所有 N3 时序表征和签核的要求。

准确的电源签核

增加了对 N3 工艺要求的精确漏电计算和新 N3 单元的静态功耗计算的支持。N3 功耗计算的准确度包括不同的功耗成份,例如开关功耗、内部功耗和泄漏功耗,已经在多个工作工艺环境、温度和电压下得到验证。Cadence 流程符合所有 N3 电源签核的要求。

N3 和 N4 工艺的定制化/模拟工具套件认证

Cadence 持续与 TSMC 工程师的长期合作,提供全面的定制 IC、模拟、EM-IR 和混合信号设计解决方案,以解决在 TSMC N3 和 N4 工艺中,设计定制和模拟 IP 时遇到的挑战和复杂问题。通过这次合作,Cadence Virtuoso Design Platform、Spectre Simulation Platform 和 Voltus-Fi Custom Power Integrity Solution 已经达到了最新的 TSMC N3 和 N4 工艺的 PDK 要求。

N3 和 N4 工艺技术的定制 IC 设计流程包括以下设计解决方案:

Spectre Simulation Platform

提供全面的时域和频域分析能力,包括交流、直流和瞬态仿真,重点是利用 Voltus-Fi Custom Power Integrity Solution 管理大型器件和互连寄生网络、谐波平衡、噪声分析和 EM-IR。

Virtuoso Schematic Editor

提供设计捕捉,并驱动 Virtuoso Layout Suite,实现原理图驱动的版图设计。

Virtuoso ADE Suite

与 Spectre X Simulator 集成,有效的管理环境仿真、统计分析、设计中心化和威廉希尔官方网站 优化。

Virtuoso Layout Suite EXL

为高效的版图实现提供了先进的版图环境,利用交互式的、辅助的性能,提升了独特的基于行的实现方法,用于布局、布线、Filler 和 Dummy 的插入。

混合信号实现流程

在 Virtuoso Design Platform 和 Innovus Implementation System 之间紧密集成,通过一个共同的混合信号开放数据库,为混合信号设计提供更强大的实现方法学,提高工程生产力。

此外,Virtuoso 和 Spectre 平台均已获得 TSMC N3 和 N4 工艺技术的认证。

“通过与 Cadence 的持续合作,我们的客户能够利用经认证的流程为我们先进的 N3 和 N4 工艺技术提高生产力。”TSMC 设计基础管理副总裁 Suk Lee 说,“TSMC 和 Cadence 的共同努力,将帮助新一代移动、人工智能和超大规模计算应用的客户,轻松地实现 PPA 目标并快速将差异化产品推向市场。”

“通过与 TSMC 的紧密合作,利用 TSMC 的 N3 和 N4 工艺技术以及我们的数字工具流程和定制/模拟流程方案,我们的客户可以获得最先进的技术和能力,打造极具竞争力的设计。”Cadence 公司资深副总裁兼数字与签核事业部总经理滕晋庆 Chin-Chi Teng 博士表示,“我们不断汲取共同客户的意见,以了解他们的实际设计要求,他们的反馈使我们能够相应地调整我们的流程,进而帮助他们实现卓越的系统级芯片设计。”

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • TSMC
    +关注

    关注

    3

    文章

    177

    浏览量

    84500
  • 工艺
    +关注

    关注

    4

    文章

    593

    浏览量

    28788
  • 电压
    +关注

    关注

    45

    文章

    5605

    浏览量

    115752

原文标题:Cadence数字和定制/模拟流程获TSMC最新N3和N4工艺认证

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    求助,关于TLV320AIC3106滤波器配置有一些疑问求解

    关于TLV320AIC3106滤波器配置有一些疑问,如附件公式中N3 N4 N5和D4 D5在寄存器里面没用明确怎么配置。用TIBQ配置寄存器的时候也没有这几项参数,哪位大虾能帮忙解
    发表于 11-04 06:22

    单端正激式变换器为什么要N3线圈?

    单端正激式变换器是一种常见的直流-直流变换器,广泛应用于电源转换、电池充电、LED照明等领域。在单端正激式变换器中,N3线圈是一个重要的组成部分,它对变换器的性能和稳定性起着关键作用。本文将介绍单
    的头像 发表于 08-02 14:56 426次阅读

    概伦电子NanoSpice通过三星代工厂3/4nm工艺技术认证

    概伦电子(股票代码:688206.SH)近日宣布其新一代大容量、高性能并行SPICE仿真器NanoSpice通过三星代工厂3/4nm工艺技术认证
    的头像 发表于 06-26 09:49 641次阅读

    台积电N3P工艺新品投产,性能提质、成本减负

    N3E工艺的批量生产预期如期进行,其缺陷密度与2020年量产的N5工艺相当。台积电对N3E的良率评价颇高,目前仅有的采用
    的头像 发表于 05-17 09:17 980次阅读

    新思科技物理验证解决方案已获得台积公司N3P和N2工艺技术认证

    由Synopsys.ai EDA套件赋能可投产的数字模拟设计流程能够针对台积公司N3/N3P和N
    的头像 发表于 05-14 10:36 460次阅读
    新思科技物理验证解决方案已获得台积公司<b class='flag-5'>N3</b>P和<b class='flag-5'>N</b>2<b class='flag-5'>工艺技术</b><b class='flag-5'>认证</b>

    新思科技面向台积公司先进工艺加速下一代芯片创新

    套件赋能可投产的数字模拟设计流程能够针对台积公司N3/N3P和N2
    发表于 05-11 11:03 438次阅读
    新思科技面向台积公司先进<b class='flag-5'>工艺</b>加速下一代芯片创新

    台积电升级4nm N4C工艺,优化能效与降低成本

    在近日举办的 2024 年北美技术研讨会上,业务发展副总裁张凯文发表讲话称:“尽管我们的 5nm 和 4nm 工艺尚未完全成熟,但从 N5 到 N4
    的头像 发表于 04-26 14:35 1168次阅读

    台积电2023年报:先进制程与先进封装业务成绩

    据悉,台积电近期发布的2023年报详述其先进制程与先进封装业务进展,包括N2、N3N4N5、N6e等
    的头像 发表于 04-25 15:54 689次阅读

    Arm新Arm Neoverse计算子系统(CSS):Arm Neoverse CSS V3和Arm Neoverse CSS N3

    Neoverse计算子系统(CSS)包括Arm Neoverse CSS V3和Arm Neoverse CSS N3。 Arm推出Neoverse CSS N3和V3 Arm Ne
    的头像 发表于 04-24 17:53 1064次阅读
    Arm新Arm Neoverse计算子系统(CSS):Arm Neoverse CSS V<b class='flag-5'>3</b>和Arm Neoverse CSS <b class='flag-5'>N3</b>

    stm32 gpio直接驱动数码管做动态扫描没有反应是哪里的问题?

    ); void Seg_DynamicScan(uint8_t n1,uint8_t n2,uint8_t n3,uint8_t n4); int main(void) { uin
    发表于 03-27 08:09

    电子Cadence推出业界首个全面的AI驱动数字孪生解决方案

    中国上海,2024 年 3 月 22 日——电子(美国 Cadence 公司,NASDAQ:CDNS)推出业界首个全面的 AI 驱动数字
    的头像 发表于 03-22 11:38 732次阅读

    CMOS工艺技术的概念、发展历程、优点以及应用场景介绍

    CMOS(Complementary Metal Oxide Semiconductor, 互补金属氧化物半导体)工艺技术是当今集成威廉希尔官方网站 制造的主流技术,99% 的 IC 芯片,包括大多数数字
    的头像 发表于 03-12 10:20 9661次阅读
    CMOS<b class='flag-5'>工艺技术</b>的概念、发展历程、优点以及应用场景介绍

    Cadence数字和定制/模拟流程通过Intel 18A工艺技术认证

    Cadence近日宣布,其数字和定制/模拟流程在Intel的18A工艺技术上成功通过认证。这一里程碑式的成就意味着Cadence的设计IP将
    的头像 发表于 02-27 14:02 624次阅读

    Arm发布Neoverse V3N3 CPU内核

    在计算市场持续迎来变革的背景下,Arm公司发布了其最新一代Neoverse CPU内核设计,分别为Neoverse V3(代号Poseidon)和N3(代号Hermes),两款内核将为服务器、云计算和基础设施领域带来更大规模和更快速度的计算能力。
    的头像 发表于 02-27 09:27 971次阅读
    Arm发布Neoverse V<b class='flag-5'>3</b>和<b class='flag-5'>N3</b> CPU内核

    苹果将在今年年中推出全新的M3 Ultra芯片

    台积电在规划其3nm工艺技术时,推出了五种不同的节点,包括N3B、N3E、N3P、N3S和
    的头像 发表于 01-08 18:04 1173次阅读