0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

JESD204B是FPGA中的新流行语吗

星星科技指导员 来源:synopsys 作者:synopsys 2023-05-26 14:49 次阅读

JESD204B规范是JEDEC标准发布的较新版本,适用于数据转换器和逻辑器件。如果您正在使用FPGA进行高速数据采集设计,您会听到新的流行词“JESD204B”。与LVDS和CMOS接口相比,这一较新的版本具有显著的优势,因为它包括更简单的布局和更少的引脚数。JESD204B标准采用分层架构,由3层组成,从顶部的传输层开始,延伸到中间的链路层和底部的物理层。镜像是接收器侧的结构,采用自下而上的方法(物理层->链路层->传输层)。每一层都有一个独特的功能要执行。

poYBAGRwVmOAZLqcAAA4uoYj4d4653.png

JESD204B 变送器流量

传输层将转换样本映射到成帧非加扰八位字节和从中映射转换样本。加扰层可以选择采用这些八位字节并对其进行加扰或解扰,以便通过扩展频谱峰值来降低EMI效应。加扰将在发射器中完成,解扰将在接收器中完成。数据链路层是将可选的加扰八位字节编码为 10 位字符的位置。该层也是进行控制字符生成或检测的地方,以进行车道对齐监控和维护。物理层是串行器/解串器或(SERDES)层,负责以线速发送或接收字符。JESD204B协议栈在发送路径中有<>个功能块,在接收路径中有<>个功能块,如下图所示。

pYYBAGRwVmCAKyGZAAJBM3JJGAo643.png

JESD204B协议栈

JESD204B寻址数据同步,正被汽车、医疗成像、雷达和其他军用航空和工业应用所采用。JESD204B正在迅速获得模拟供应商的支持,这些供应商正在考虑将高速ADCDAC与可编程SOC连接,所有这些SOC均可与片上串行收发器配合使用,以充分利用JESD204B串行带宽。

Synopsys 为 JESD100A/B 提供 204% 基于原生 SystemVerilog/UVM 的 VIP,具有一套全面的协议、方法、验证和生产力功能,可加速验证收敛。VIP中的每一层都满足特定需求,传输层定义数据>八位字节>帧的映射,并由传输层参数汇总。链路布局主要由 8b/10b 编码、链路同步和链路监控的定义组成。该层通过 SYNC~ 接口检测并报告各种链路错误。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • CMOS
    +关注

    关注

    58

    文章

    5712

    浏览量

    235462
  • 转换器
    +关注

    关注

    27

    文章

    8701

    浏览量

    147146
  • JEDEC
    +关注

    关注

    1

    文章

    36

    浏览量

    17438
收藏 人收藏

    评论

    相关推荐

    JESD204B的系统级优势

    作者:Sureena Gupta如果您有接触使用 FPGA 的高速数据采集设计,没准听说过新术语“JESD204B”。我在工作中看到过很多工程师询问有关 JESD204B 接口的信息以及它如何同
    发表于 09-18 11:29

    在Xilinx FPGA上快速实现JESD204B

    具有可重复的确定性延迟。随着转换器的速度和分辨率不断提升,JESD204B接口在ADI高速转换器和集成RF收发器也变得更为常见。此外,FPGA和ASIC灵活的串行器/解串器(SER
    发表于 10-16 06:02

    JESD204B串行接口时钟的优势

    。2.2 通用的LVDS 时钟芯片 在某些应用客户的系统上既有JESD204B 的数模转换器,也有LVDS 接口的数模转换器,或者客户需要用到连续模式的SYSREF,这时LMK04800 系列的时钟
    发表于 06-19 05:00

    JESD204B是什么工作原理?控制字符是什么?

    JESD204B的工作原理JESD204B的控制字符
    发表于 04-06 06:01

    如何让JESD204BFPGA上工作?FPGA对于JESD204B需要多少速度?

    的模数转换器(ADC)和数模转换器(DAC)支持最新的JESD204B串行接口标准,出现了FPGA与这些模拟产品的最佳接口方式问题。FPGA一直支持千兆串行/解串(SERDES)收发器。然而在过去,大多数ADC
    发表于 04-06 09:46

    JESD204B协议有什么特点?

    在使用最新模数转换器 (ADC) 和数模转换器 (DAC) 设计系统时,我已知道了很多有关 JESD204B 接口标准的信息,这些器件使用该协议与 FPGA 通信。那么在解决 ADC 至 FPGA
    发表于 04-06 06:53

    如何去实现JESD204B时钟?

    JESD204B数模转换器的时钟规范是什么?JESD204B数模转换器有哪些优势?如何去实现JESD204B时钟?
    发表于 05-18 06:06

    JESD204B协议介绍

    在使用我们的最新模数转换器 (ADC) 和数模转换器 (DAC) 设计系统时,我已知道了很多有关 JESD204B 接口标准的信息,这些器件使用该协议与 FPGA 通信。此外,我还在 E2E 上的该
    发表于 11-21 07:02

    JESD204B的优势

    如果您有接触使用 FPGA 的高速数据采集设计,没准听说过新术语“JESD204B”。我在工作中看到过很多工程师询问有关 JESD204B 接口的信息以及它如何同 FPGA 协作。他们
    发表于 11-23 06:35

    JESD204B SystemC module 设计简介(一)

    和RTL代码的编写。设计以最新的版本JESD204B.01(July 2011)为参考,设计根据数据流的传输分为传输层、数据链路层、物理成进行代码的编写,其中JESD204B的模拟特性在本设计因为无法实现,所以并没有做过多的描
    发表于 11-17 09:36 3252次阅读
    <b class='flag-5'>JESD204B</b> SystemC module 设计简介(一)

    JESD204B标准及演进历程

    在从事高速数据撷取设计时使用FPGA的人大概都听过新JEDEC标准「JESD204B」的名号。近期许多工程师均联络德州仪器,希望进一步了解 JESD204B 接口,包括与FPGA如何互
    发表于 11-18 02:57 1.4w次阅读

    TR0033: PolarFire FPGA JESD204B Interoperability Test Report

    TR0033: PolarFire FPGA JESD204B Interoperability Test Report
    发表于 02-03 15:30 4次下载
    TR0033: PolarFire <b class='flag-5'>FPGA</b> <b class='flag-5'>JESD204B</b> Interoperability Test Report

    理解JESD204B协议

    理解JESD204B协议
    发表于 11-04 09:52 4次下载
    理解<b class='flag-5'>JESD204B</b>协议

    JESD204B:适合您吗?

    JESD204B:适合您吗?
    发表于 11-07 08:07 0次下载
    <b class='flag-5'>JESD204B</b>:适合您吗?

    JESD204B使用说明

    能力更强,布线数量更少。 本篇的内容基于jesd204b接口的ADC和FPGA的硬件板卡,通过调用jesd204b ip核来一步步在FPGA内部实现高速ADC数据采集,
    的头像 发表于 12-18 11:31 269次阅读
    <b class='flag-5'>JESD204B</b>使用说明