0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速PCB信号走线的九大规则分别是什么?

liuhezhineng 来源:PCB电子威廉希尔官方网站 技术 2024-01-10 16:03 次阅读

在高速的PCB设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成 EMI 的泄漏。建议屏蔽线,每 1000mil,打孔接地。

b6e11688-af8d-11ee-8b88-92fbcf53809c.png

规则二

高速信号的走线闭环规则

由于 PCB 板的密度越来越高,许多 PCB LAYOUT工程师在走线的过程中,较容易出现一种失误,即时钟信号等高速信号网络,在多层的 PCB 走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加 EMI 的辐射强度。

规则三

高速信号的走线开环规则

b6f42a16-af8d-11ee-8b88-92fbcf53809c.png

规则二提到高速信号的闭环会造成 EMI 辐射,然而开环同样会造成 EMI 辐射。时钟信号等高速信号网络,在多层的 PCB 走线的时候一旦产生了开环的结果,将产生线形天线,增加 EMI 的辐射强度。

规则四

高速信号的特性阻抗连续规则

b70d6a30-af8d-11ee-8b88-92fbcf53809c.png

高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加 EMI 的辐射。也就是说,同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

规则五

高速 PCB 设计的布线方向规则

相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加 EMI 辐射。简而言之,相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。

规则六

高速 PCB 设计中的拓扑结构规则

在高速 PCB 设计中,线路板特性阻抗的控制和多负载情况下的拓扑结构的设计,直接决定着产品的成功还是失败。图示为菊花链式拓扑结构,一般用于几 Mhz 的情况下为益。高速 PCB 设计中建议使用后端的星形对称结构。

规则七

走线长度的谐振规则

检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长 1/4 的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

规则八

回流路径规则

所有的高速信号必须有良好的回流路径。尽可能地保证时钟等高速信号的回流路径小。否则会增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。

规则九

器件的退耦电容摆放规则

退耦电容的摆放的位置非常的重要。摆放不合理根本起不到退耦的效果。其原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积小。





审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • emi
    emi
    +关注

    关注

    53

    文章

    3589

    浏览量

    127662
  • PCB设计
    +关注

    关注

    394

    文章

    4688

    浏览量

    85612
  • PCB信号
    +关注

    关注

    0

    文章

    5

    浏览量

    6117
  • PCB走线
    +关注

    关注

    3

    文章

    134

    浏览量

    13922

原文标题:高速PCB信号走线的九大规则

文章出处:【微信号:PCB电子威廉希尔官方网站 技术,微信公众号:PCB电子威廉希尔官方网站 技术】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    PCB设计高速模拟输入信号线方法及规则

    本文主要详解PCB设计高速模拟输入信号线,首先介绍了PCB设计
    发表于 05-25 09:06 9138次阅读
    <b class='flag-5'>PCB</b>设计<b class='flag-5'>高速</b>模拟输入<b class='flag-5'>信号</b><b class='flag-5'>走</b><b class='flag-5'>线</b>方法及<b class='flag-5'>规则</b>

    高速PCB信号线常见的规则(二)

    PCB设计线高速PCB布线规范
    小凡
    发布于 :2022年09月13日 16:39:22

    高速PCB信号线常见的规则(三)

    PCB设计线高速PCB布线规范
    小凡
    发布于 :2022年09月13日 16:40:39

    #硬声创作季 高速PCB信号线常见的规则(二)

    PCB设计高速设计线高速PCB
    Mr_haohao
    发布于 :2022年09月13日 22:07:22

    #硬声创作季 高速PCB信号线常见的规则(三)

    PCB设计高速设计线高速PCB
    Mr_haohao
    发布于 :2022年09月13日 22:08:06

    #硬声创作季 高速PCB信号线常见的规则(一)

    PCB设计高速设计线高速PCB
    Mr_haohao
    发布于 :2022年09月13日 22:08:41

    高速PCB设计解决EMI问题的规则

      规则一:高速信号线屏蔽规则高速
    发表于 01-19 22:50

    解决高速PCB设计EMI(电磁干扰)的规则

    随着信号上升沿时间的减小及信号频率的提高,电子产品的EMI问题越来越受到电子工程师的关注,几乎60%的EMI问题都可以通过高速PCB来解决。以下是
    发表于 11-02 12:11

    硬件工程师谈高速PCB信号线规则

    高速信号线  规则二:高速信号线闭环
    发表于 09-20 10:38

    高速PCB信号线规则概述

    高速PCB信号线规则.pdf(220.78
    发表于 09-16 07:26

    高速pcb信号线的经典规则pcb设计不再难

    规则一:高速信号线屏蔽规则  在高速
    的头像 发表于 11-25 07:43 7993次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>pcb</b><b class='flag-5'>信号</b><b class='flag-5'>走</b><b class='flag-5'>线</b>的经典<b class='flag-5'>规则</b>让<b class='flag-5'>pcb</b>设计不再难

    高速信号线规则汇总

    规则 由于PCB的密度越来越高,很多PCBlayout工程师在线的过程中,很容易出现这样的失误,如图2所示。 图2 时钟信号
    发表于 09-12 09:10 1476次阅读

    线高速信号线规则

    规则一:高速信号线屏蔽规则 如上图所示: 在高速
    的头像 发表于 02-14 11:53 1.2w次阅读

    高速信号线闭环规则

    解决。 高速信号线屏蔽规则 如上图所示:在高速PCB
    的头像 发表于 05-22 09:15 1370次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>信号</b>的<b class='flag-5'>走</b><b class='flag-5'>线</b>闭环<b class='flag-5'>规则</b>

    高速PCB信号线规则

    由于 PCB 板的密度越来越高,许多 PCB LAYOUT 工程师在线的过程中,较容易出现一种失误,即时钟信号
    发表于 01-08 15:33 1500次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b><b class='flag-5'>信号</b><b class='flag-5'>走</b><b class='flag-5'>线</b>的<b class='flag-5'>九</b>大<b class='flag-5'>规则</b>