0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速信号的走线闭环规则

Meanwellsh 来源:信号完整性学习之路 2023-05-22 09:15 次阅读

随着信号上升沿时间的减小,信号频率的提高,电子产品的EMI问题,也来越受到电子工程师的重视。高速pcb设计的成功,对EMI的贡献越来越受到重视,几乎90%的EMI问题可以通过高速PCB来控制解决。

高速信号走线屏蔽规则

d7bff632-f82a-11ed-90ce-dac502259ad0.png

如上图所示:在高速的PCB设计中,时钟等关键的高速信号线,则需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。建议屏蔽线每1000mil打孔接地

高速信号的走线闭环规则

由于PCB板的密度越来越高,很多PCB layout工程师在走线的过程中,很容易出现这种失误,如下图所示:

d7e51c3c-f82a-11ed-90ce-dac502259ad0.png

时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度

高速信号的走线开环规则

规则二提到高速信号的闭环会造成EMI辐射,同样的开环同样会造成EMI辐射,如下图所示:

d83af26a-f82a-11ed-90ce-dac502259ad0.png

时钟信号等高速信号网络,在多层的PCB走线的时候产生了开环的结果,这样的开环结果将产生线形天线,增加EMI的辐射强度。在设计中我们也要避免。

高速信号的特性阻抗连续规则

高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射,如下图:

d849083c-f82a-11ed-90ce-dac502259ad0.png

也就是:同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

高速PCB设计的布线方向规则

相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加EMI辐射,如下图:

d8865390-f82a-11ed-90ce-dac502259ad0.png

相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。

高速PCB设计中的拓扑结构规则

在高速PCB设计中有两个最为重要的内容,就是线路板特性阻抗的控制和多负载情况下的拓扑结构的设计。在高速的情况下,可以说拓扑结构的是否合理直接决定,产品的成功还是失败。

d8a00114-f82a-11ed-90ce-dac502259ad0.png

如上图所示,就是我们经常用到的菊花链式拓扑结构。这种拓扑结构一般用于几Mhz的情况下为益。高速的拓扑结构我们建议使用后端的星形对称结构。

走线长度的谐振规则

检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

d8c89ade-f82a-11ed-90ce-dac502259ad0.png

回流路径规则

所有的高速信号必须有良好的回流路径。尽可能的保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。

d8f1f672-f82a-11ed-90ce-dac502259ad0.png

器件的退耦电容摆放规则

退耦电容的摆放的位置非常的重要。不合理的摆放位置,是根本起不到退耦的效果。退耦电容的摆放的原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小

d9068510-f82a-11ed-90ce-dac502259ad0.png

审核编辑:彭静

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • emi
    emi
    +关注

    关注

    53

    文章

    3589

    浏览量

    127659
  • 线路板
    +关注

    关注

    23

    文章

    1204

    浏览量

    47107
  • PCB设计
    +关注

    关注

    394

    文章

    4688

    浏览量

    85607

原文标题:掌握好以下九点,帮你避免90%的问题

文章出处:【微信号:信号完整性学习之路,微信公众号:信号完整性学习之路】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    PCB设计高速模拟输入信号线方法及规则

    本文主要详解PCB设计高速模拟输入信号线,首先介绍了PCB设计高速模拟输入信号
    发表于 05-25 09:06 9138次阅读
    PCB设计<b class='flag-5'>高速</b>模拟输入<b class='flag-5'>信号</b><b class='flag-5'>走</b><b class='flag-5'>线</b>方法及<b class='flag-5'>规则</b>

    高速PCB设计解决EMI问题的九大规则

    。   规则二:高速信号线闭环规则 由于PCB
    发表于 01-19 22:50

    教你如何在PCB阶段就避免六成的EMI

    接地。规则二:高速信号线闭环规则由于PCB板的密
    发表于 07-07 15:52

    解决高速PCB设计EMI(电磁干扰)的九大规则

    的PCB设计中,时钟等关键的高速信号线线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线,每1000mil
    发表于 11-02 12:11

    硬件工程师谈高速PCB信号线的九个规则

    高速信号线  规则二:高速信号线
    发表于 09-20 10:38

    9大硬件工程师谈高速PCB信号线规则

    信号线规则二:高速信号线闭环规则由于PCB板的密
    发表于 11-28 11:14

    高速PCB信号线规则概述

    高速PCB信号线的九条规则.pdf(220.78 KB)
    发表于 09-16 07:26

    高速PCB布线技巧、EMI问题、设计规则

    ,每1000mil,打孔接地。规则二、高速信号线闭环规则
    发表于 03-31 06:00

    高速PCB布线技巧、EMI问题、设计规则

    屏蔽了部分,都是会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。规则二、高速信号线
    发表于 04-18 15:22

    高速信号线规则教程

    高速信号线规则教程 随着信号上升沿时间的减小,信号频率的提高,电子产品的EMI问题,也来越受
    发表于 04-15 08:49 2899次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>信号</b><b class='flag-5'>走</b>线<b class='flag-5'>规则</b>教程

    高速pcb信号线的经典规则让pcb设计不再难

    规则一:高速信号线屏蔽规则  在高速的PCB设计中
    的头像 发表于 11-25 07:43 7990次阅读
    <b class='flag-5'>高速</b>pcb<b class='flag-5'>信号</b><b class='flag-5'>走</b><b class='flag-5'>线</b>的经典<b class='flag-5'>规则</b>让pcb设计不再难

    高速信号线规则汇总

    规则规则 图1 如图1所示,时钟等关键的高速信号线线需要进行屏蔽处理,如果没有屏蔽或者只
    发表于 09-12 09:10 1476次阅读

    线高速信号线的九大规则

    接地。 规则二:高速信号线闭环规则 由于PCB板
    的头像 发表于 02-14 11:53 1.2w次阅读

    高速PCB信号线的九大规则

    由于 PCB 板的密度越来越高,许多 PCB LAYOUT 工程师在线的过程中,较容易出现一种失误,即时钟信号高速信号网络,在多层的 P
    发表于 01-08 15:33 1500次阅读
    <b class='flag-5'>高速</b>PCB<b class='flag-5'>信号</b><b class='flag-5'>走</b><b class='flag-5'>线</b>的九大<b class='flag-5'>规则</b>

    高速PCB信号线的九大规则分别是什么?

    高速的 PCB 设计中,时钟等关键的高速信号线线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成 EMI 的泄漏。
    的头像 发表于 01-10 16:03 1073次阅读
    <b class='flag-5'>高速</b>PCB<b class='flag-5'>信号</b><b class='flag-5'>走</b><b class='flag-5'>线</b>的九大<b class='flag-5'>规则</b>分别是什么?