FPGA|CPLD|ASICwilliam hill官网
直播中

颜碧琛

6年用户 10经验值
私信 关注
[问答]

FPGA 芯片输入电压为3.3V,部分IO口输出电压为1V和2V左右,不足3.3V。大家有解决方法么?

相关课程推荐:FPGA软件无线电开发(全阶视频教程+开发板+实例)


1.问题描述:我的项目板子是DSP28335+FPGA,型号是Altera的EPM1270T144。首先DSP发出12路PWM波,然后经过FPGA处理后送入后级驱动IPM。FPGA电源电压只有3.3V一种,经测量发现大部分IO口能正常输出高电平为3.3V的PWM波,但有几个IO口输出高电平电压较低,有的为1V,有的为2V左右,且后级不论是空载还是接10K上拉电阻其现象均相同,即电平逻辑、频率正确,仅仅是电压不对。。。一共焊了三块板子均出现了此问题,但每一块出现问题的IO口并不相同。

000.png
                         图1
图1中,1通道黄色为FPGA有问题的IO口输出的PWM波,高电平电压为1V左右。2通道绿色为对应DSP输入到FPGA的PWM波.

1.png

                        图2
图2中,1通道黄色为FPGA有问题的IO口输出的PWM波,高电平电压为2V左右。2通道绿色为对应DSP输入到FPGA的PWM波.

2.测量3.3V的bank电压没有问题,晶振没有问题,输出IO配置为3.3V-LVTTL,Unused PIN配置为As input tri-stated。但当测量有问题的输出IO口时发现其对地电阻很小,在30欧以下。
找不出哪里有问题,大家有经验的帮帮我。
已退回3积分

回帖(4)

刘埃生

2019-7-1 14:02:41
配置的是VCCIO的电压吗
举报

颜碧琛

2019-7-2 10:25:19
更换了芯片后,所有IO口输出电压恢复正常3.3V,猜测是实验时示波器探头地导致的芯片损坏,用它夹过的板子上FPGA芯片均报废。。。。
2 举报
  • 潘建羽: 11111
  • 卿小小_9e6: 不排除是焊接问题。如果是示波器导致,很有可能是PCB的“地”和示波器的“地”存在电位差导致。

richthoffen

2019-7-2 18:17:19
想问下这款板子,淘宝上能买到吗,多少钱
1 举报

潘建羽

2019-12-4 15:22:37
00000000000000000000000000000000000000000000000000000000000
举报

更多回帖

发帖
×
20
完善资料,
赚取积分