Cypress技术william hill官网
直播中

王媛媛

7年用户 200经验值
私信 关注
[问答]

PSOC5LP时钟输出产生电源轨噪声,同时扫描时钟频率

嗨,大家好,
我正在做一个项目,要求我输出一个可变频率方波作为激励信号,并用ADC采样传感器的响应。
我目前正在使用一个16位SAR ADC来采样我的信号。
我还连接了一个时钟输出到一个GPIO引脚为我的激励信号。为了改变频率,我在UART上发送一个命令来触发函数:
LCccLoLoxStEddieRealStand(频率,0);一切都按预期运行,但是我看到在我的电源轨上出现了一点高频噪声,而“扫过频率”,这种噪声正在传递到我的模拟威廉希尔官方网站 中。
有没有办法解决这个问题?也许这是一个基础问题,还是一个PSO5LPDEV工具包的问题?当仅采样一个频率时,噪声水平要好得多。

回帖(6)

杨军

2019-9-18 13:44:26
考虑使用聚合物钽散装,他们有一个F和Z反应~ 1量级
优于传统的TANTS。
仔细检查他们的反应在陶瓷盘的数据频率,并不是所有的0.001、0.01、1的。
是顶级表演者。同时使用铁氧体磁珠,再看看数据表详细。
考虑平均,虽然最好当噪声互不相关的。
HTTPS://www. DROPBOX.COM/S/2H96BEH1FBVZ4E2/NoISeNo.No.Zip?DL=0
问候,Dana。
举报

张琳

2019-9-18 13:56:56
贾斯廷,为了创建可变频率,可以使用DDS生成器。请参阅使用锁相检测器的可变频率发生器:HTTP//CyPas.COM/FUMU/PSOC-5 DEVICE编程/DICO-DEMO-PLACK锁相放大,DDS扫描发生器HTTP://CyPASC.COM/FUMU/PSOC-5编程/频率可变的例子
举报

杨军

2019-9-18 14:13:43
或者您可以使用WaveDAC8组件来激发激励信号。
然而,无论你使用DDS还是WaveDAC8,都会得到额外的噪音。
供应轨。保持在min D,如果使用16位,具有VDF的VREF,LSB为76 UV。
如果使用无限持久性的范围,请查看电源轨,您将看到
几百毫伏的噪音,翻译一对夫妇K LSBS的噪音。非常具有挑战性
做A/D工作。
问候,Dana。
举报

王媛媛

2019-9-18 14:23:15
谢谢你的投入,Dana!
我相信噪音最有可能是由于PSOC5LPCY8CKIT-059 PCBI设计,我应该能够在我自己的PCB上改进这一点。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分