完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
首先,要看芯片面积与封装面积之比,这个比值越接近1越好。当然这个比值永远也不可能等于1,那应该称作“裸晶”。例如采用40根引脚的塑封双列直插式封装(PDIP)的CPU为例,其芯片面积/封装面积=3×3/15.24×50=1:86离1相差很远。不难看出,这种封装尺寸远比芯片大,说明封装效率很低,占去了很多有效安装面积。
接着要看引脚的设计。理论上来说引脚要尽量的短,以减少信号延迟;引脚间的距离要尽量远,以保证互不干扰。但是随着晶体管集成的数量越来越庞大,单一芯片中附加的功能越来越多。引脚的数目正在与日俱增,其间距也越来越小。引脚的数量从几十根,逐渐增加到几百根,今后5年内可能达2千根。基于散热的要求,封装越薄越好。 随着芯片集成度的提高,芯片的发热量也越来越大。除了采用更为精细的芯片制造工艺以外,封装设计的优劣也是至关重要的因素。设计出色的封装形式可以大大的增加芯片的各项电器性能。如比较小的阻抗值、较强的抗干扰能力、较小的信号失真等等。芯片的封装技术经历了好几代的变迁,从DIP、QFP、PGA、BGA到CSP再到MCM。技术指标和电器性能一代比一代先进。 |
|
相关推荐
1 个讨论
|
|
你正在撰写讨论
如果你是对讨论或其他讨论精选点评或询问,请使用“评论”功能。
《DNESP32S3使用指南-IDF版_V1.6》第三十五章 摄像头实验
219 浏览 0 评论
《DNESP32S3使用指南-IDF版_V1.6》第三十章 DHT11数字温湿度传感器
574 浏览 0 评论
684 浏览 0 评论
【敏矽微ME32G070开发板免费体验】之原厂2812测试例程解析
1074 浏览 0 评论
1073 浏览 2 评论
【youyeetoo X1 windows 开发板体验】少儿AI智能STEAM积木平台
12053 浏览 31 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-28 02:02 , Processed in 0.535294 second(s), Total 34, Slave 28 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (威廉希尔官方网站 图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号