TIwilliam hill官网
直播中

杨平

7年用户 1704经验值
私信 关注
[问答]

ADS8320 Datasheet 7.4.2吐数规则与实测结果不符合是为什么?



    你好我最近在测试ADS8320,这颗物料的Datasheet 7.4.2有关于“吐数规则”的描述,但是这个描述与我实测的结果不符,所以想知道是我对规则理解错误了?还是说我买到假芯片了?
    通过阅读这部分的内容,我们知道:
    1:前4.5~5.0个时钟是是用来采样,从第6个时钟的下降沿开始更新,第7个时钟上升沿可以采数(这一点与实测一致)
    2:随后的16个时钟信号,MSB在前,LSB在后吐数(这一点与实测一致)
    3:发完第二步的16个时钟以后,如果继续发时钟信号,将继续吐数LSB在前,MSB在后(这一点与实测不一致)


    我的FPGA与ads8320进行通信,第1部分的6个时钟与datasheet描述一致,第二部分的16个时钟有正确吐数,但是第三个部分的16个时钟并没有吐数,而且没有像datasheet之中描述的LSB在前,MSB在后吐数。
    想知道是我对datasheet之中的吐数规则理解错误了?还是说我买的芯片是假的?

回帖(1)

岳臻俊

2024-11-14 17:52:07
根据您提供的信息,您在测试ADS8320时遇到了与数据手册7.4.2节描述的“吐数规则”不符的问题。在这种情况下,我们可以分几个步骤来排查问题:

1. 确认数据手册版本:首先,请确保您手头的数据手册是最新版本。有时候,数据手册的旧版本可能存在错误或不准确的信息。您可以访问制造商的官方网站,查看是否有更新的数据手册版本。

2. 检查硬件连接:确保您的FPGA与ADS8320之间的硬件连接正确无误。检查所有的引脚是否正确连接,以及是否有任何损坏或短路的情况。

3. 检查时钟信号:确保您提供的时钟信号符合ADS8320的要求。检查时钟频率、时钟边沿和时钟稳定性是否符合规格。

4. 检查FPGA代码:仔细检查您的FPGA代码,确保您正确实现了数据手册中描述的通信协议。特别是关于吐数规则的部分,确保您正确地处理了MSB和LSB的顺序。

5. 测试其他功能:尝试测试ADS8320的其他功能,看看是否也存在问题。如果其他功能正常,那么问题可能仅限于吐数规则。

6. 考虑硬件故障:如果以上步骤都无法解决问题,那么您可能需要考虑硬件故障的可能性。您可以尝试更换一个新的ADS8320芯片,看看问题是否仍然存在。

总之,您需要从多个方面进行排查,以确定问题的根本原因。这可能涉及到数据手册的理解、硬件连接、时钟信号、FPGA代码等方面。希望这些建议能帮助您解决问题。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分