FPGA|CPLD|ASICwilliam hill官网
直播中

zhcniko

10年用户 2经验值
擅长:可编程逻辑
私信 关注
[问答]

CYCLONE IV 如何输出一个大驱动的200MHz时钟波形?

我利用CYCLONE IV EP4CE-15F的PLL,输入时钟50MHz,输出时钟200MHz,后面这个200MHz 时钟还在FPGA内部进行了一些逻辑采样和分配,但是从FPGA中引出这个200MHz到端口上,用示波器一量波形有点大小波,占空比不是50%,这个输出时钟连接的是一块300万门级的AISC,内部有约9万个触发器,触发器的时钟是利用这个200MHz 供给的,我已经把FPGA中配置输出管脚(这两个时钟腿)电流驱动设置为最大电流能力,但是感觉还是驱动不足,请问各位大牛如何解决这个问题?
谢谢各位大牛!

回帖(4)

刘佳文

2014-6-5 12:47:06
要么设置为推挽输出     在或者用三极管扩流,不过还是建议用后者
举报

913688247

2014-6-5 15:19:25
加一个三极管去驱动后级威廉希尔官方网站 。
举报

z00

2014-6-6 16:30:28
在管脚添加上拉电阻或者使用ULN2003驱动
举报

543095

2014-6-9 10:12:20
有专门缓冲驱动的IC的
举报

更多回帖

发帖
×
20
完善资料,
赚取积分