你好,你看TMS320C645x DSP Serial RapidIO User's Guide.pdf中的Table8中是有差分时钟输入的范围的,为了时钟的精准,是有推荐的值的,可以看到如果生成3.125Gpbs的话,时钟可以是125MHz、156.25MHz、312.5MHz,只是要再根据Table8的MPY的值来配置寄存器SERDES_CFG0_CNTL的MPY的PLL的倍数。
具体配置时钟就再看看此文档的2.3.2.1部分的说明和寄存器配置就可以了。
你好,你看TMS320C645x DSP Serial RapidIO User's Guide.pdf中的Table8中是有差分时钟输入的范围的,为了时钟的精准,是有推荐的值的,可以看到如果生成3.125Gpbs的话,时钟可以是125MHz、156.25MHz、312.5MHz,只是要再根据Table8的MPY的值来配置寄存器SERDES_CFG0_CNTL的MPY的PLL的倍数。
具体配置时钟就再看看此文档的2.3.2.1部分的说明和寄存器配置就可以了。
举报