完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
IPcore LPDDR控制器带有自己的时钟缓冲器。
其余的FPGA逻辑也需要DCM。 当我将相同的输入时钟连接到LPDDR控制器而另一个DCM时,我得到了错误 Xst:2035 - 港口有非法连接。 此端口连接到输入缓冲区和其他组件。输入缓冲区:节点端口(IBUFG)单元其他组件:节点端口(BUFG)单位 什么是连接时钟的正确方法? |
|
相关推荐
2个回答
|
|
你好
尝试从LPDDR2 MIG中的MMCM生成额外时钟,以驱动设计中存在的其他逻辑。 问候,萨蒂什----------------------------------------------- --- --------------------------------------------请注意 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用的帖子。感谢.-- ---------------------------- --------------------- ---------------------- |
|
|
|
@渴望学习
你在用MIG吗? 如果在名为infrastructure.v / .vhd的文件中为yes,您将找到一个输入缓冲区,您可以将其置于顶层并将输出连接到MIG DM和其他模块,或者您可以注释其中一个缓冲区并相应地更改连接 。 另请参阅下面类似讨论的链接 http://www.xilinx.com/support/answers/22658.html https://forums.xilinx.com/t5/Embedded-Development-Tools/Error-Xst-2035-Port-lt-fpga-0-clk-1-sys-clk-pin-gt-has-illegal/td- p / 146068 https://forums.xilinx.com/t5/General-Technical-Discussion/ERROR-Xst-2035-Port-lt-CLK-VGA-50M-gt-has-illegal-connections/td-p/173350 希望这可以帮助 -Vanitha -------------------------------------------------- -------------------------------------------请在发布前进行谷歌搜索, 您可能会找到相关信息。请留下帖子 - “接受为解决方案”,如果提供的信息有用且回复,请给予赞誉 |
|
|
|
只有小组成员才能发言,加入小组>>
2429 浏览 7 评论
2830 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2298 浏览 9 评论
3378 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1288浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
592浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
455浏览 1评论
2010浏览 0评论
736浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-27 02:19 , Processed in 1.216776 second(s), Total 48, Slave 42 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (威廉希尔官方网站 图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号