完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我正在尝试使用KC705板进行PCIE RC和端点测试。 1)我将把PCIE RC控制器IP设计和FPGA PCIE PHY放在FPGA中。 2)我将在FPGA中放置另一个PCIE端点控制器IP设计和另一个FPGA PCIE PHY。 我是否有机会直接在此FPGA芯片中将一个PCIE PHY TXP / TXN连接到另一个PCIE PHY RXP / RXN(类似于RXP / TXP),然后我可以通过一块FPGA板验证此功能, 否则,我需要两块FPGA板,我必须通过FPGA板之间的电缆连接HPC。 请给我你的建议! 谢谢, 可能 |
|
相关推荐
1 条评论
4个回答
|
|
>我可以在同一个FPGA内部直接连接2个PCIE PHY
无法将一个GT的TX输出连接到设备中另一个GT的RX输入。 您必须在威廉希尔官方网站 板上建立此连接。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com 在原帖中查看解决方案 |
|
|
|
答案已经在kintex产品表中
http://www.xilinx.com/publications/prod_mktg/Kintex7-Product-Table.pdf PCIe硬IP数量:1 因此,除非您为RP或PCIe设备提供软IP,否则您无法在同一FPGA中安装RP和设备 |
|
|
|
嗨,
是的,我们的供应商提供PCIE控制器IP,而不使用FPGA硬IP。 我的问题,我可以直接在同一个FPGA内部连接2个PCIE PHY,也不要输出PIN。 如果使用PAD,我需要两个FPGA板来连接它们。 谢谢, 可能 |
|
|
|
>我可以在同一个FPGA内部直接连接2个PCIE PHY
无法将一个GT的TX输出连接到设备中另一个GT的RX输入。 您必须在威廉希尔官方网站 板上建立此连接。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
只有小组成员才能发言,加入小组>>
2427 浏览 7 评论
2828 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2295 浏览 9 评论
3377 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2467 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1263浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
591浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
455浏览 1评论
2009浏览 0评论
735浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-26 04:52 , Processed in 1.115847 second(s), Total 58, Slave 52 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (威廉希尔官方网站 图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号